概要

説明

このソリューションは、USB3.0、PCI Express、ギガビットイーサネットインターフェイスを内蔵しており、ハイエンドヒューマンマシンインターフェイス(HMI)や画像の識別・認証システムに最適です。デュアルコア Arm® Cortex®-A57(1.5GHz)と Arm Cortex-A53(1.2GHz)CPU、64ビット LPDDR4 チャネル1つを備えた DDR インターフェイス、3D グラフィックエンジン(600MHz駆動PowerVR GX6250)、4Kビデオのエンコード/デコードをサポートする専用チャンネルのハードウェアを二基搭載した 組込みプロセッサRZ/G2Mが含まれます。

このシステムのメリット:

  • 最高レベルの演算性能
  • 4K互換H.265デコーダ、H.264デコーダ/エンコーダをインストール済
  • 埋込デバイスに最適な3DGfxエンジン「PowerVR」を搭載
  • RZ/G2に最適化された電源ソリューション

製品比較

アプリケーション

ウィニング・コンビネーションのインタラクティブダイアグラム

ブロックを選択し、デザインに合った製品を見つけてください

Template 2 JP027 JP027 JP027 PMIC 4+0 PMIC 4+0 PMIC4+0 PMIC 3+1 PMIC 3+1 PMIC3+1 PMIC 2+2 PMIC 2+2 PMIC2+2 Single Buck 4 Single Buck Single Buck LDO 1 LDO LDO LDO 2 LDO LDO LDO 3 LDO LDO LDO 4 LDO LDO Power Supply System Power Supply System Power Supply System Sheet.11 Sheet.12 Sheet.13 Sheet.14 Sheet.15 Sheet.16 Sheet.17 Sheet.18 Sheet.19 Sheet.20 Sheet.21 Sheet.22 Sheet.23 Sheet.24 Sheet.25 Sheet.26 Sheet.27 Sheet.28 Sheet.29 Sheet.30 Sheet.31 Sheet.32 Sheet.33 Sheet.34 Sheet.35 Sheet.36 Sheet.37 Sheet.38 Sheet.39 Sheet.40 Sheet.41 Sheet.42 Sheet.43 Sheet.44 Sheet.45 Sheet.46 Sheet.47 Sheet.48 Sheet.49 Sheet.50 Sheet.51 Sheet.52 Main Power 12V Main Power 12V Main Power 12V Sheet.54 Ground Sheet.56 Sheet.57 12V 12V 12V EN/5V EN_5V EN_5V Sheet.60 Connector 1.166 D3.3V D3.3V D3.3V VSYS/5V, 10A VSYS_5V, 10A VSYS_5V, 10A VDD/5V, 10A VDD_5V, 10A VDD_5V, 10A VDD/3.3V, 4A VDD_3.3V, 4A VDD_3.3V, 4A Connector 1.110 Connector 1.111 EN EN EN 12C/PMIC 12C/PMIC 12C/PMIC EN EN EN EN EN EN EN EN EN VDD/5V VDD/5V VDD/5V Ground.121 Sheet.75 Sheet.76 VSYS/5V VSYS_5V VSYS_5V Ground.125 Sheet.79 Sheet.80 DVFS0.8V: 0.5V~1.2V, 16A DVFS0.8V: 0.5V~1.2V, 16A DVFS0.8V: 0.5V~1.2V, 16A VDD0.8V: 0.5V~1.2V, 8A VDD0.8V: 0.5V~1.2V, 8A VDD0.8V: 0.5V~1.2V, 8A D1V8: 1.8V, 3A D1V8: 1.8V, 3A D1V8: 1.8V, 3A DDR0: 1.1V/1.35V/1.5V, 4A DDR0: 1.1V/1.35V /1.5V, 4A DDR0: 1.1V/1.35V/1.5V, 4A DDR1: 1.1V/1.35V/1.5V, 4A DDR1: 1.1V/1.35V /1.5V, 4A DDR1: 1.1V/1.35V/1.5V, 4A EN EN EN Sheet.87 Sheet.88 VSYS/5V VSYS_5V VSYS_5V VSYS/5V VSYS_5V VSYS_5V Ground.144 Sheet.92 Sheet.93 Connector 1.147 Connector 1.148 VSYS/5V VSYS_5V VSYS_5V EN EN EN EN EN EN EN EN EN D3.3V: 3.3V, 3A D3.3V: 3.3V, 3A D3.3V: 3.3V, 3A VLD02.5V: 2.5V, 0.3A VLD02.5V: 2.5V, 0.3A VLD02.5V: 2.5V, 0.3A DDR0/1.8V/DDR1/1.8V, 1.8V, 0.6A DDR0_1.8V/DDR1/1.8V, 1.8V, 0.6A DDR0_1.8V/DDR1/1.8V, 1.8V, 0.6A Connector 1.156 PMIC V10: 1.8V, 0.02A PMIC V10: 1.8V, 0.02A PMIC V10: 1.8V, 0.02A VLDO/SD0: 3.3V/1.8V, 0.17A VLDO_SD0: 3.3V/1.8V, 0.17A VLDO_SD0: 3.3V/1.8V, 0.17A Sheet.106 Sheet.107 Sheet.108 Resistor - Fixed Resistor - Fixed.161 Resistor - Fixed.162 Sheet.112 Ground - Signal Sheet.114 Sheet.115 Sheet.116 Sheet.117 Sheet.118 Sheet.119 Sheet.120 Sheet.121 Sheet.122 Sheet.123 Sheet.124 Sheet.125 Sheet.126 Sheet.127 Sheet.128 Sheet.129 Sheet.130 Sheet.131 Sheet.132 Sheet.133 Resistor - Fixed Resistor - Fixed.161 Resistor - Fixed.162 Sheet.137 Ground - Signal Sheet.139 Sheet.140 Sheet.141 Sheet.142 Sheet.143 Sheet.144 Sheet.145 Sheet.146 Sheet.147 Sheet.148 Sheet.149 Sheet.150 Sheet.151 Sheet.152 Sheet.153 Sheet.154 VLDO/SD1: 3.3V/1.8V, 0.17A VLDO_SD1: 3.3V/1.8V, 0.17A VLDO_SD1: 3.3V/1.8V, 0.17A SD0/VL SD0_VL SD0_VL SD1/VL SD1_VL SD1_VL PCIe Clock Generator PCIe Clock Generator PCIe Clock Generator VersaClock 6 VersaClock 6 VersaClock 6 USB 2.0 Hub USB 2.0 Hub USB 2.0 Hub Sheet.173 Sheet.174 Sheet.175 Single Buck 1 Single Buck Single Buck Single Buck 2 Single Buck Single Buck Single Buck 3 Single Buck Single Buck For PCIe For PCIe For PCIe Sheet.182 MPU MPU MPU Cortex A57 Cortex-A57 Cortex-A57 Cortex A57 Cortex-A57 Cortex-A57 Cortex A53 Cortex-A53 Cortex-A53 Cortex A53 Cortex-A53 Cortex-A53 Cortex R7 Cortex-R7 Cortex-R7 QSPI / HyperFlash QSPI / HyperFlash QSPI / HyperFlash 3D Graphics Processor IMGPowerVR Series6XT GX62 3D Graphics Processor IMGPowerVR Series6XT GX62 3D Graphics Processor IMGPowerVR Series6XT GX62 Audio IP Audio IP Audio IP Secure IP Secure IP Secure IP Video IP Video IP Video IP Memory I/F Memory I/F Memory I/F Cortex A53 Cortex-A53 Cortex-A53 Cortex A53 Cortex-A53 Cortex-A53
Exiting Interactive Block Diagram