メインコンテンツに移動

概要

説明

The IDT9112-17 is a high performance, low skew, low jitter zero delay buffer. It uses a phase lock loop (PLL) technology to align, in both phase and frequency, the REF input with the CLKOUT signal. It is designed to distribute high speed clocks in PC systems operating at speeds from 25 to 133 MHz.

特長

  • Zero input - output delay
  • Frequency range 25 - 133 MHz (3.3V)
  • High loop filter bandwidth ideal for Spread Spectrum applications
  • Less than 200 ps cycle to cycle Jitter
  • Skew controlled outputs
  • Skew less than 250 ps between outputs
  • Available in 16 pin, 150 mil SSOP & SOIC package

製品比較

アプリケーション

ドキュメント

設計・開発

モデル

ECADモデル

[製品選択]テーブル内の製品名をクリックするとSamacSysが提供する回路図シンボル、PCBフットプリント、3D CADモデルがご確認いただけます。 お探しのシンボルやモデルが見つからない場合、Webサイトから直接リクエストできます。

Diagram of ECAD Models