概要
説明
The DAC1658D is a high-speed high-performance 16-bit dual-channel digital-to-analog converter (DAC). The device provides sample rates up to 2.0Gsps with selectable 2x, 4x, and 8x interpolation filters optimized for multi-carrier and broadband wireless transmitters. The DAC165xD integrates a JEDEC JESD204B compliant high-speed serial input data interface running up to 10Gbps allowing dual-channel input sampling at up to 1Gsps over four differential lanes. It offers numerous advantages over traditional parallel digital interfaces.
特長
- 1.0/1.5/2.0Gsps maximum output update rate
- 1Gsps maximum baseband input data rate
- 1, 2, or 4 configurable JESD204B serial input lanes running up to 10Gbps with embedded termination and programmable equalization
- JEDEC JESD204B device subclass I compliant: SYSREF-based deterministic and repeatable interface latency
- MDS enabling multiple DAC output streams being sample-level synchronized and phase coherent at the system-level
- Clock divider by 2,4,6,8 available at the input of the clock path with group delay compensation
- RF enable/disable pin and RF automatic mute for PA protection
- Power consumption 400mW per channel at 1.5Gsps
- Output common mode voltage 2.8 typical
- Typical dynamics performances: SFDR = 85dBc; IMD3 = 85dBc; NSD = -164dBm/Hz
- Xilinx LogiCORE IP JESD204
- See: Altera JESD204B Reference Designs
製品比較
アプリケーション
ドキュメント
ピックアップ
ログイン後、ご登録が可能となります。
|
|
|
---|---|---|
分類 | タイトル | 日時 |
データシート | PDF 3.81 MB | |
マニュアル-ソフトウェア | ZIP 6.97 MB | |
マニュアル-ハードウェア | PDF 4.27 MB | |
製品変更通知 | PDF 573 KB | |
製品変更通知 | PDF 362 KB | |
回路図 | ZIP 483 KB | |
6件
|
設計・開発
モデル
ECADモデル
[製品選択]テーブル内の製品名をクリックするとSamacSysが提供する回路図シンボル、PCBフットプリント、3D CADモデルがご確認いただけます。 お探しのシンボルやモデルが見つからない場合、Webサイトから直接リクエストできます。
