概要
説明
The 82P33913 synchronization system for IEEE 1588 is comprised of software and hardware designed to meet the needs of IEEE 1588 slave clock and master clock applications. The system includes a clock recovery servo software (Servo) that runs on an external processor and Synchronization Management Unit (SMU) hardware. The Servo recovers accurate and stable electrical synchronization signals from packet-based references generated by IEEE 1588 masters. The Servo is capable of filtering the effects of Packet Delay Variation (PDV) often present in IEEE 1588 unaware networks.
The SMU hardware provides tools to manage timing references, clock sources, and timing paths for IEEE 1588 and Synchronous Ethernet (SyncE) based clocks. The 82P33913 supports up to three independent timing paths that control IEEE 1588 clock synthesis, SyncE clock generation, and general-purpose frequency translation. The device supports physical layer timing with Digital PLLs (DPLLs) and it supports packet-based timing with Digitally Controlled Oscillators (DCOs). Input-to-input, input-to-output and output-to-output phase skew can all be precisely managed. The device outputs low-jitter clocks that can directly synchronize Ethernet interfaces; as well as SONET/SDH, and PDH interfaces and IEEE 1588 Time Stamp Units (TSUs).
For more information, please contact your local Renesas sales representative.
特長
- Includes clock recovery servo software, and Synchronization Management Unit (SMU) hardware
- Implements ITU-T telecom profiles
- Operates as IEEE 1588/PTP slave or master
- Recovers accurate and stable synchronization signals from packet-based IEEE 1588/PTP master
- Reference trackers filter packet synchronization noise from IEEE 1588 unaware networks
- PTP clocks comply with ITU-T G.8273.2 and G.8263
- Physical layer clocks comply with ITU-T G.8262 for Synchronous Ethernet Equipment Clock (EEC), G.8262.1 Enhanced Synchronous Ethernet Equipment Clock (eEEC), G.813 for Synchronous Equipment Clock (SEC), and Telcordia GR-253-CORE for Stratum 3 and SONET Minimum Clock (SMC)
- System-wide precise 1PPS (Pulse Per Second) time of day alignment is supported with programmable input-to-input, input-to-output and output-to-output phase delays: Sub-ns resolution
- Generates clocks for Ethernet, SONET/SDH, and PDH interfaces: jitter generation < 1ps RMS (12kHz to 20MHz)
- Eases local oscillator sourcing by supporting any of eight common TCXO/OCXO frequencies for the System Clock: 10MHz, 12.8MHz, 13MHz, 19.44MHz, 20MHz, 24.576MHz, 25MHz, or 30.72MHz
- 72-VFQFPN package
- Supported by Renesas' Timing Commander™ Software
製品比較
アプリケーション
設計・開発
ソフトウェア/ツール
ソフトウェア/ツール
Software title
|
Software type
|
会社名
|
---|---|---|
Timing Commander Timing Commander™は、Windows™ベースの革新的なソフトウェアプラットフォームで、システム設計を行うエンジニアは、直感的かつ柔軟なグラフィカルユーザインタフェース(GUI)により、高度なタイミングデバイスの構成、プログラミング、モニタリングが行えます。
|
Code Generator | ルネサス |
1件
|
モデル
ECADモデル
[製品選択]テーブル内の製品名をクリックするとSamacSysが提供する回路図シンボル、PCBフットプリント、3D CADモデルがご確認いただけます。 お探しのシンボルやモデルが見つからない場合、Webサイトから直接リクエストできます。
ビデオ&トレーニング
ニュース&ブログ
ブログ | 2018年4月27日 | ||
CaviumとIDT、タイミングソリューションを共同開発 | ニュース | 2017年12月21日 | |
IDT、最新のネットワーク同期規格への準拠を容易にする 新しいIEEE 1588ハードウェア/ソフトウェアソリューションを発表 | ニュース | 2015年11月3日 |