メインコンテンツに移動
ご購入

概要

説明

8T49N240は、フラクショナルフィードバックPLLを1つ搭載しており、ジッタ減衰を伴う周波数トランスレータや周波数シンセサイザとして使用することが可能です。 3つの整数、1つの分数出力分周器を搭載し、8kHz~1GHzの範囲で最大2種類の出力周波数を生成することが可能です。 出力周波数は、入力周波数から完全に独立したものとすることができ、そのうちの2つの周波数は互いに完全に独立し、残りの2つの周波数は他の2つの周波数のうちの1つと整数の関係になります。 4つの出力は、LVPECL、LVDS、HCSL、LVCMOSから出力レベルを選択することができます。

8T49N240は、10G/40G/100G SONET/SDHおよびイーサネットネットワークラインカード、無線基地局ベースバンドユニット、ビデオ放送、キャリアイーサネット・スイッチ、OTN、またはテストおよび測定アプリケーションなどの幅広い機器での使用に最適です。 例えば、8T49N240はGbE/10GbE/100GbE 同期イーサネット ラインカードアプリケーションで、タイミングカード上のSETS(タイミングソース同期装置)においてG.8262に準拠するために使用することができます。 8T49N240は、200fs(代表値、12kHz~20MHz)のRMSジッタ性能で、ユーザーの設計にさらなる余裕を提供します。

第3世代ユニバーサル周波数トランスレーター・ファミリには、8T49N241(2入力/1PLL/4出力)、8T49N242(2入力/1PLL/4出力)、8T49N285(2入力/1PLL/8出力)、8T49N286(4入力/2PLL/8出力)、8T49N287(2入力/2PLL/8出力)なども含まれています。 これらのデバイスは、同期イーサネット(SyncE)用の82P33714と10G-40G SyncE用の82P33731タイミングソース同期装置(SETS)で補完されます。

この製品ファミリの他のデバイスを参照する際、ユニバーサル周波数トランスレータのページをご覧ください。

特長

  • Compliant with the requirements outlined in Telcordia GR-253-CORE (SONET) & ITU-T G.813/G.8262 (SDH/SONET & SyncE) when paired with a Synchronous Equipment Timing Source (SETS ) device
  • Generates up to 4 LVPECL / LVDS / HCSL or 16 LVCMOS output clocks ranging from 8kHz up to 1.0GHz (diff), 8kHz to 250MHz (LVCMOS), that meet jitter limits for 10G up to 25G Ethernet applications
  • 0.2ps RMS (including spurs), 12kHz to 20MHz
  • Accepts up to two LVPECL, LVDS, LVHSTL, HCSL or LVCMOS input clocks ranging from 8kHz up to 875MHz
  • Auto and manual input clock selection with hitless switching
  • Clock input monitoring, including support for gapped clocks
  • Phase-Slope Limiting and Fully Hitless Switching options to control output phase transients
  • Operates from a 25MHz to 50MHz crystal
  • Register programmable through I²C or via external I²C EEPROM
  • 8T49N240-991 “Boot from EEPROM”
  • 8T49N240-994 “powers up disabled”
  • Supported by Renesas Timing Commander Software™

製品比較

アプリケーション

ドキュメント

設計・開発

ソフトウェア/ツール

ソフトウェア/ツール

Software title
Software type
会社名
Timing Commander
Timing Commander™は、Windows™ベースの革新的なソフトウェアプラットフォームで、システム設計を行うエンジニアは、直感的かつ柔軟なグラフィカルユーザインタフェース(GUI)により、高度なタイミングデバイスの構成、プログラミング、モニタリングが行えます。
Code Generator ルネサス
1件

ソフトウェアダウンロード

分類 タイトル 日時
ソフトウェア/ツール-ソフトウェア ログインしてダウンロード ZIP 18.02 MB
ソフトウェア/ツール-ソフトウェア ログインしてダウンロード ZIP 6.71 MB
PCB設計ファイル ZIP 12 KB
3件

ボード&キット

モデル

ECADモデル

[製品選択]テーブル内の製品名をクリックするとSamacSysが提供する回路図シンボル、PCBフットプリント、3D CADモデルがご確認いただけます。 お探しのシンボルやモデルが見つからない場合、Webサイトから直接リクエストできます。

Diagram of ECAD Models

ビデオ&トレーニング

IDT 8T49N240 Programmable Clock Generator and Jitter Attenuator for 10Gbps, 40Gbps, and 100Gbps

An overview of the IDT® 8T49N240, highly programmable clock generator and jitter attenuator IC. The device features less than 200fs of phase noise, providing valuable system design margin for 10Gbps interfaces in wireline and wireless communication networks. The additional phase noise margin eases system design constraints, allowing engineers to minimize bit error rates (BER) while lowering overall system costs.

The 8T49N240 is the latest member of IDT's third-generation Universal Frequency Translator (UFT™) family. It features the ability to produce virtually any common output frequency from virtually any input frequency. The highly flexible, high-performance clock generator and jitter attenuator is ideal for 10Gbps or multi-lane 40Gpbs / 100Gbps timing applications where 300fs of phase noise is typically the maximum acceptable amount allowed at the physical ports. The 200fs phase noise specification of the 8T49N240 provides ample noise margin, enabling engineers to simplify their clock tree designs and utilize lower cost PCBs.

Related Resources